失眠网,内容丰富有趣,生活中的好帮手!
失眠网 > 数字电子技术基础(十):SR锁存器

数字电子技术基础(十):SR锁存器

时间:2019-03-20 16:57:25

相关推荐

数字电子技术基础(十):SR锁存器

目录

或非门SR锁存器与非门锁存器

SR锁存器是(Set-Reset-Latch)是静态存储单元中最基本、也是电路结构最简单的一种,通常由两个或非门或者与非门组成。

或非门SR锁存器

在单独的门电路中,所有输出均随着输入发生变化,不起数据锁存的作用,但是当两个或非门组合成以下电路时,就有锁存的作用了。

可以看到,SR锁存器有两个输入端,一个SD(称为置位端或者置1输入端),一个RD(称为复位端或者置0输入端)。

我们以多种输入情况的一种来分析:先SD输入1,RD输入0再SD输入0,RD输入0。从SD端开始分析

1、先SD输入1,RD输入0。当SD = 1时,不管这时Q为多少,G2的或非输出为Q’ = 0,并且Q’与RD = 0或非输出Q = 1。

2、再SD输入0,RD输入0。这时SD = 0,RD = 0,Q = 1,Q’ = 0。SD = 0与上一个状态的Q = 1或非输出下一个状态的Q’(记为Q’*,称为次态) = 0RD = 0 与上一个状态的Q’ = 0或非输出下一个状态的Q(记为Q*,称为次态)=1

可以看到,即使输入RD和SD改变,输出端的Q和Q’并没有改变,达到了锁存的作用。

当然,也可以让数据发生变化,具体输入如下:

1、当输入SD = 0,RD = 0,数据Q保持不变;

2、当输入SD = 1,RD = 0,不管上个Q为多少,数据Q变为1,Q = 1;这就是置位端这个名字的意义

3、当输入SD = 0,RD = 1,不管上个Q为多少,数据Q变为0,Q = 0;这就是复位端这个名字的意义

注意:当RD = 1和SD = 1时,不管上个状态Q和Q’为多少,输出Q和Q’均为0,此时的状态不确定。所以输入的时候要满足:RD & SD = 0。

与非门锁存器

具体原理和或非门原理一样。只是状态特性转换的条件不一样。

注:上述所有图片均来自《数字电子技术基础(阎石)》

如果觉得《数字电子技术基础(十):SR锁存器》对你有帮助,请点赞、收藏,并留下你的观点哦!

本内容不代表本网观点和政治立场,如有侵犯你的权益请联系我们处理。
网友评论
网友评论仅供其表达个人看法,并不表明网站立场。